74ls148应用电路图(一)
采用74ls148和逻辑门电路实现16:4线优先编码器。
逻辑功能:按优先顺序从级别最高的输入信号编码,当多个输入同时有效时,只对其中优先级别最高的输入信号编码,而对级别较低的输入信号不予理睬。
根据逻辑函数编写真值表
电路图
连接电路,测试逻辑电路输出信息数据,并记录分析结果 根据企业实际工作操作能力情况,实测值与理论值一致。
74ls148应用电路图(二)
抢答电路的设计
抢答电路的功能有两个:一是能分辨出选手按键的的先后,并锁存优先抢答者的编号,供译码显示电路用;二是要使其他选手的按键操作无效。选用优先编码74LS148和RS锁存器74LS279可以完成上述功能。其电路组成如图3-1所示。
其工作原理是:当主持人控制开关处于“清零”位置时,RS触发器的R端为低电平,输出端(4Q~1Q)全部为低电平。于是74LS48的BI=0,显示器灭灯;74LS148的选通输入端ST=0,74LS148处于工作状态,此时锁存电路不工作。当主持人将开关拨到“开始”位置时,优先编码电路和锁存电路同时处于工作状态,既抢答器处于等待工作状态,等待输入端I7、I6、I5、I4、I3、I2、I1、I0输入信号,当有选手将键按下时(如按下S5),74LS148的输出Y2Y1Y0=010,YEX=0
RS锁存后,CTR=1,Bi=1,此时74ls279处于工作状态,4q3q2q=101,经74ls48解码后,显示屏显示";5";。另外,CTR=1,使74ls148的st端子为高电平,74ls148处于禁止状态,阻止其他按键的输入。松开按键时,74ls148的“是”电平为高电平。但是,由于CTR保持高电平不变,74ls148仍处于禁止状态,其他按键的输入信号将不被接受。这就保证了应答器的优先级和应答电路的准确性。当第一响应者回答问题时,主机操作控制开关s,为下一轮响应者重置响应者电路。
定时电路的设计
74ls48的7,6,2,3个引脚接收74ls192的输出信号,并解码后显示在数码管上。74ls1929,10,11,15引脚完成时间设置功能,设计要求时间为30秒,这样芯片左侧的1,15引脚电位要高,预计在全连接时与低位连接,这样初始时间设置为30秒。555芯片产生第二个脉冲。工作过程是: 在第一个答案之前,74ls192的终端是低电位的,在初始状态下,数码管显示器是30,5针高电位的。第一个回答后,第二个脉冲推动右侧芯片开始倒计时,而右侧芯片作为左侧芯片 cp 信号推动左侧芯片倒计时,完成十进制倒计时功能。当有人击败答案后1q 输出为1,后无门成0,屏蔽第二个信号与门,停止时间,完成的功能,显示拍时间。当时钟达到30秒时,左边的芯片对低电位的信号输出产生定时,同时也阻断第二个信号,使数字管显示00。图3-2
报警电路的设计
其中,555构成振荡频率F0 = 1/(R1+2r 2)* C * LN2 = 1.43/(R1+2r 2)* C的多谐振荡器
其输出一个信号经三极管可以推动扬声器。PR为控制系统信号,当PR为高电平时,多谐振荡器进行工作,反之,电路停振不再需要工作。 3.4时序电路的设计管理时序信息控制模块电路是抢答器设计的关键,它要完成具有以下三项主要功能: ① 主持人将控制以及开关拨到“开始”位置时,扬声器发声,抢答电路和定时电路技术进入企业正常学生抢答工作生活状态,
当参赛者按下应答按钮时,扬声器发出声音,抢答电路和计时电路停止工作。
当预应答时间结束,没有人预应答时,扬声器发出声音,而预应答电路和时序电路停止工作。
根据上述功能要求和图3.1、图3.2,设计的定时控制电路如图3.4所示
图中,g1门控制时钟信号 cp 的释放和禁止,g2门控制74ls148的输入允许终端 st。图3-4(a)工作原理如下: 当主机控制开关从零位拨号到零位时,图3-1中74ls279的 ctr = 0输出被 g3反转,a = 1,然后555输出的时钟信号 cp 可以加到74ls192时钟的 cpd 输入中。定时电路可以逐步定时。当定时时间没有结束时,74ls192的借用输出。3-2 bo2 = 1,门 g2的输出为 st = 0,当竞争对手在固定时间内按下第一个答案的键 ctr = 1,通过 g3逆相位 a = 0,阻断 cp 信号,定时器保持在状态,门 g2的输出为 st = 1,74ls148不能工作以满足功能2的要求; 当时间到了,从图74ls192的借用输出端输出 bo2 = 0。3-2和 st = 1,74 ls148门 g2不能工作,防止播放器首先应答,同时关闭门 g1,阻断 cp 信号,使定时电路为00,从而实现功能3的要求。74ls121用来控制报警电路和声音时间。