新思科技推出业界首款PCIe 7.0 IP解决方案,加速HPC和AI等万亿参数领域的芯片设计
时间:2024-06-19 14:07:11
择要:
•
业界仅有残缺PCIe 7.0 IP,包括控制器、IDE平安模块、PHY和考证IP,可完成高达512 GB/s的数据传输速率;
•预先考证的PCIe 7.0控制器和PHY IP在坚持旌旗灯号的完整性的同时,可提供低耽误数据传输,功耗服从比曩昔的版本至多可进步50%;
•新思科技PCIe 7.0 IDE平安模块与控制器IP举行预考证,供应数据保密性、完整性和重放维护,可以或许无效避免歹意袭击。
•该解决计划以新思科技20多年的PCIe IP教训和3000多项胜利设想为根底,可提供一条低危险的流片胜利之路。
加利福尼亚州桑尼维尔,2024年6月18日–新思科技(Synopsys, Inc.,纳斯达克股票代码:SNPS)近日发布,推出业界首款残缺的PCIe 7.0 IP解决计划,包孕控制器、IDE平安模块、PHY和考证IP。该解决计划能够助力芯片制造商餍足计较密集型AI事情负载在传输海量数据时对带宽和耽误的严苛请求,同时支撑普遍的生态体系互操作性。大型言语模子对算力的需要正在以惊人的速率增进,数据中央需求尽量倏地且可靠地处置数以万亿计的参数。新思科技供应业界仅有一款基于PCIe规范的解决计划,可在x16设置中完成高达512 GB/s双向平安数据传输,从而减缓AI事情负载的数据瓶颈。新思科技在2024年6月12日至13日在圣克拉拉举行的PCI-SIG DevCon大会上展示了这项环球创始手艺。
新思科技IP市场营销与计谋资深副总裁John Koeter暗示:“作为环球当先的接口IP提供商,新思科技继续为开发者供应进步前辈工艺节点的最新接口,赞助他们餍足计较密集型芯片设想的需要。新思科技PCIe 7.0 IP将为分工火伴供应一个残缺的、基于规范的解决计划,使他们可以或许及早开端下一代HPC和AI设想,并加快完成流片胜利。”
环球首个PCIe 7.0 IP Over Optics手艺演示表态2024PCI-SIG开发者大会
新思科技在2024年6月12-13日举行的PCI-SIG开发者大会上进行了两项环球初次演示:新思科技PCIe 7.0 PHY IP电光电(E-O-E)发送(TX)转接受(RX),与OpenLight的光子集成电路一路以128 Gb/s的速率运转;新思科技PCIe 7.0控制器IP展示经由过程FLIT传输胜利完成的庞杂根到端点连贯。另外,新思科技还展示了其PCIe 7.0 IP生态体系与是德科技(Keysight)、Samtec和Teledyne LeCroy等多家分工火伴的互操作性。
业界首款残缺的新思科技PCIe 7.0 IP解决计划
新思科技PCIe 7.0 IP解决计划包括控制器、IDE平安模块、PHY和考证IP,可下降AI和HPC网络芯片的集成危险。该IP解决计划可餍足不息进展的规范,与上一代PCIe相比,可将互连功耗服从进步多达50%,并使沟通芯片周长的互连带宽翻倍。新思科技PCIe 7.0控制器IP可完成低耽误、高带宽链路,供应残缺的端点到根复合的解决计划,支撑后向兼容所需的所有性能。新思科技PCIe 7.0 PHY IP供应卓越的旌旗灯号完整性,每通道速率高达128 Gb/s,并可与新思科技CXL控制器IP解决计划无缝集成。新思科技PCIe 7.0的完整性和数据加密(IDE)平安IP供应保密性、完整性和重放维护,可以或许无效避免硬件袭击。新思科技PCIe 7.0考证IP和硬件加快考证解决计划供应内置和谈查抄以及控制器和PHY器件的多种设置,以加快考证收敛。
新思科技面向HPC畛域的普遍IP组合
新思科技可为HPC SoC设想供应业界普遍的高速接口IP产物组合,包孕PCIe 7.0、1.6T/800G以太网、CXL和HBM的残缺、平安的IP解决计划。基于新思科技普遍的互操作性测试、周全的手艺支撑和壮大的IP功能,开发者能够加快流片胜利和投产。
环球行业领导者支撑PCIe 7.0用于AI数据中央设置装备摆设
新思科技PCIe 7.0 IP解决计划可餍足市场对进步前辈、可托互连手艺的迫切需要,助力开辟团队满怀信心肠加快启动下一代HPC和AI芯片设想,曾经得到了环球多家当先科技公司的鼎力大举支撑。
英特尔高等研究员兼首席I/O架构师Debendra Das Sharma暗示:“加快数据中央各个互连环节,包孕PCIe,关于餍足大规模AI集群功能需要堪称相当首要。新思科技PCIe 7.0 IP与英特尔将来一代产物的连系,将为体系架构师供应数据中央严苛事情负载所需的带宽和无缝的生态体系集成。”
Astera Labs首席产物官Casey Morrison暗示:“PCIe作为咱们公用连贯解决计划组合的焦点,已被浩繁超大范围计较提供商和AI平台提供商普遍接纳。PCIe 7.0可将带宽翻倍并下降耽误,这关于倏地进展的天生式AI和HPC使用而言相当首要。谢谢新思科技可以或许支撑PCIe 7.0生态体系,继续推进前沿手艺进展。”
Enfabrica总裁兼首席执行官Rochan Sankar暗示:“PCIe手艺关于数据中央服务器I/O的进展、功能和互操作性相当首要。接纳新思科技PCIe 7.0 IP,Enfabrica的加快计较Fabric芯片可以或许面向下一代AI计较设置装备摆设供应高度集成、靠得住和高性能的扩大/横向互连。”
Kandou首席执行官Amin Shokrollahi暗示:“为餍足深度进修和AI事情负载,超大范围计较提供商需求靠得住的行业规范接口,以供应高性能、低耽误的连贯。借助Kandou的PCIe重定时器和新思科技PCIe 7.0 IP,体系开发者将可以或许完成高带宽、平安的连贯,这对数据密集型、耽误敏感型事情负载相当首要。”
XConn首席执行官Gerry Fan暗示:“数据中央解耦合和不息进展的服务器架构需求普遍的生态体系互操作性,以便高效地传输海量数据。XConn的PCIe/CXL交换机和新思科技PCIe 7.0 IP将成为这些新兴架构使用的关头,加快推进高性能、吻合规范的体系完成大规模安排。”
Rivos创始人兼首席计谋官Mark Hayter暗示:“为锻炼大言语模子,咱们必需比以往更快地处置海量数据。PCIe 7.0支撑扩大高带宽、平安和低耽误的互连,以餍足将来的AI数据需要。Rivos基于RISC-V的AI体系解决计划采用了新思科技PCIe 7.0 IP等进步前辈接口,助力体系架构师可以或许完成高效、高性能和平安的连贯,这关于为AI事情负载供应全新一代芯片相当首要。”
Microchip数据中央解决计划事业部副总裁Bob Divivier暗示:“Microchip致力于推进HPC和AI手艺的进展。将新思科技进步前辈的PCIe 7.0 IP解决计划整合于咱们的下一代PCIe产品线,将使体系架构师可以或许把显著加强的带宽和服从用于进步前辈的HPC和AI使用中。”
Samtec手艺营销环球总监Matthew Burns暗示:“凭仗高带宽和低耽误,PCIe 7.0将为AI数据中央设置装备摆设带来性能上的伟大晋升。为了推进生态体系设置装备摆设并让开发者取得晚期测试,Samtec和新思科技在2024 PCI-SIG开发者大会进行了互操作性测试,展示Samtec的NovaRay® I/O面板装置电缆体系、NovaRay®电缆体系和新思科技PCIe 7.0 IP的长距离功能效果。Samtec普遍的高性能互连体系产品线可提供卓越的热效率、小尺寸、极高的数据速度和密度以及旌旗灯号完整性优化功能,可以或许应答以后和下一代数据中央使用的瓶颈挑衅。”
上市时候和更多资本
新思科技PCIe 7.0控制器(带IDE平安性能)和PHY IP面向进步前辈工艺,规划于2025岁首年月周全上市。新思科技PCIe 7.0考证IP现已上市。接待造访如下页面,猎取更多细致信息:
•博客:PCIe 7.0若何进步AI芯片的带宽
•视频:PCIe 7.0若何推进下一代数据中央互连
•网页:新思科技PCIe 7.0 IP解决计划
对于新思科技
新思科技(Synopsys, Inc.,纳斯达克股票代码:SNPS)始终致力于加快万物智能时期的到来,为环球立异供应值得相信的、从芯片到体系的周全设想解决计划,涵盖电子设想自动化(EDA)、半导体 IP 以及体系和芯片考证。长时间以来,咱们与半导体公司和各行业的体系级客户慎密分工,助力其晋升研发力和效力,为立异供应源能源,让来日诰日更有新思。如需懂得更多信息,请造访 www.synopsys.com/zh-cn。