EasyARM-i.MX283(7)A 默认供电方案
时间:2024-04-22 17:07:09
BATTERY、DCDC_BAT引脚连贯4.2V电源输出,该4.2V电路如图4-6所示。DC-DC转
换器3路输入电压共用一个电感L1,电感量依据详细使用及产物来肯定,为延伸电池寿命,电 感直流阻抗尽可能低,同时应确保电感能经受的峰值电流大于大概流过的电流。Freescale官 方保举电感值4.7^H~15阳。为保障输入电压稳固,DC-DC输入三路电压的去耦电容至多33pF。 DCDC_BATT和VDD4P2之直接肖特基二极管,保障供电电源切换过程当中输入电压稳固。 PSWITCH引脚设置为上电启动PMU的DC-DC转换器。
当应用USB Device性能时,内部USB Host设置装备摆设供应的5V电源需求接入VDD5V,以使USB Device性能失常,假如此时体系需求复位,依然要堵截内部USB Host设置装备摆设供应的5V电源。
4.5存储器电路设想
NAND Flash 电路设想
为了可以或许便利存储体系文件,应用用户步伐、数据能掉电保管,EasyARM-i.MX283(7)A上 设置了容量128MB的NAND Flash,型号是MXIC (旺宏)的MX30LF1G08AA-TI,管脚解释 见表4.2。i.MX28内置的NAND Flash控制器支撑8bit数据宽度,I/O速率达50MB/s,并有自力的片选旌旗灯号。
表4.2 NAND Flash芯片管脚解释
旌旗灯号称号引脚编号性能解释
I/O[0:7]29,30,31,32,41,42,43,44数据I/O
CLE16指令锁存使能
ALE17地点锁存使能
cz9片选旌旗灯号
RE8读使能
WE18写使能
WP19写保护
R/37READY/BUSY 输入
VCC12,37电源
VSS13,36地
NC其余无用引脚
NAND电路设想
如图4-14所示。NAND Flash所需的3.3V电源由处理器PMU供应。亜经由过程10K电阻下拉到地,确保在高低电及余暇状况时不会对芯片举行误写、误擦除操纵。在经由过程 10K电阻上拉到Vcc,使芯片在高低电及余暇状况时失能,以避免产生误操作。LED用于指导步伐是不是运转失常。而f经由过程10K电阻下拉到地,确保芯片在上、下电时处于维护状况。
看门狗定时器:1.6s溢出周期;
的电源电压检测。
WDI是看门狗输出引脚,连接到CPU的GPIO0_21,该GPIO0_21引脚需要在0.8s内举行电平反转,不然看门狗定时器将会溢出,_将输入低电平。M是手动复位输出引脚,低电平无效。
图4-16中将看门狗输入引脚兩而与手动复位输出引脚只瓦经由过程电阻接到一路,当看门狗定时器溢出时,M输出低电平,屈T引脚将会输入200ms的低电平复位脉冲,从而惹起CPU复位。C20、C113这两个电容起滤波感化,一个放CAT706旁,一个放CPU复位引脚旁,能极 大地进步EMC功能。
如果在步伐开辟阶段,需求阻止看门狗性能,能够将WDO_EN旌旗灯号连接到3.3V(即跳线 帽短接JP4),此时看门狗电路就算没有喂狗旌旗灯号也不会输入复位旌旗灯号。
注:EasyARM-i.MX283(7)A 道理图中 nRST_OUT 和 nRST 是同一个旌旗灯号。
4.6.2按键复位及5V关断电路
处理器供电体式格局不同时,响应的复位电路也有所分歧。仅接纳4.2V供电时,只要在CPU 复位引脚上发生一个100ms的低电平即可。需求应用USB Device性能时,还要将USB Device 的VBUS旌旗灯号连贯到处理器的VDD_5V引脚,处理器检测到VDD_5V引脚上有5V电压后 Device性能能力失常应用。而当处理器的VDD_5V引脚上有5V电源时,复位进程还需要将该 5V电源断开,能力保障体系复位失常。是以,在需求应用USB Device性能时, EasyARM-i.MX283(7)A的复位电路除了给出复位信号外,还需要完成对输出5V的关断,如图
4-17所示。
nRST_IN连接到复位芯片(CAT706)的手动复位输出引脚,nRST_OUT是CAT706的复 位输入旌旗灯号,USB_OTG_VBUS_IN是USB Device的接口电源,默许不与体系的5V电源连贯, USB_OTG_VBUS 连接到 CPU 的 VDD_5V 弓丨脚。
体系失常事情时,nRST_OUT输入高电平,Q8导通。当EasyARM-i.MX283(7)A不作为 USB Device设置装备摆设时,USB_OTG_VBUS和VDD_5V都是0V,此时只要给CPU的复位引脚发生100ms以上的低电平就能失常复位;当作为USB Device设置装备摆设使历时,Q7导通,处理器的 VDD_5V引脚上有5V电源。当按下复位按键时,nRST_IN变低,CAT706的复位输入旌旗灯号 (nRST_OUT)输入200ms的低电平给CPU复位引脚,同时还操纵Q7、Q8断开,堵截连接到 CPU VDD_5V引脚的USB_OTG_VBUS电源,从而保障体系复位失常。
只有当体系作为USB Device设置装备摆设或处理器接纳4.2V和5V供电计划时,才需求针对CPU VDD_5V引脚的5V关断电路;不作为USB Device设置装备摆设或仅接纳4.2V供电时,5V关断电路能够不焊接。
注:USBOTG看成USBDevice使历时,处理器的5V电源引脚需求检测到5V电源,才能够作为Device失常事情。