锐单电子商城 , 一站式电子元器件采购平台!
  • 电话:400-990-0325

DSP学习之前应该弄懂的问题

时间:2023-06-09 09:37:00 sc380005z1集成电路

一、时钟和电源, A1 }* b" P1 {4 g/ {
问:DSP电源设计和时钟设计应特别注意哪些方面?外部晶振是有源的还是无源的?; |9 p! m, p4 [* l& E# O
答:晶体通常用于时钟,电源可用TI配套电源。外部晶振无源良好。# L3 c# c3 P. g) f/ G; o6 `4 l
3 d& V% A, l- S! [7 v
问:TMS320LF2407的A/D转换精度保证措施。" _# Z7 c( c% E' S$ F& XQ' K
答:参考电源和模拟电源需要清洁。6 d% P" [2 W4 T
9 l: f( C" \: {$ E4 |/ l
问:系统调试发现纹波太大,主要问题是什么?
答:如果电源纹波大,增加电容滤波。! @$ C) t3 r% ? X6 {; d" m
/ H" o3 O& f9 _% Q) R; O5 {& C
问:我用5V供电的有源晶振为DSP提供时钟是否可以在接收前用两个电阻分压DSP时钟输入端,这样做,时钟工作稳定吗?
答:如果做不好,建议使用晶体。
- A$ s8 u. W& [# vd8 sM
问:一个多DSP如何选择电路板的时钟?DSP电路板的硬件设计和系统调试的顺序?9 I\" r4 B# Z1 G) G- r" N
答:建议使用时钟芯片,以确保同步。硬件设计应基于DSP根据时间顺序设置等待和硬件逻辑,选择外围芯片。

二.干扰与板的布局
问:设备布局应该考虑哪些因素?比如集中抄表系统?
答:可用TMS320VC5402,成本不是很高。设备布局的重点应该是存储器和DSP的接口。: s0 z: ~- Dr1 z5 h

问:在设计DSP的PCB板材应注意哪些问题?1 h8 V& Y% A4 T. n0 G* a
答:1.电源布置;2.时钟布置;3.电容布置;4.终端电路;5.数字与模拟布置相同。
8 L4 ` {8 ]; X( \* I- @& K
问:请问DSP前通道(例如AD)接口时,布线过程中应注意哪些问题,以确保AD采样的稳定性?" _$ T) g/ K# F' L* ?M3 `
答:模拟和数字分开,但一点接地。
; L) u' e' H/ j+ k4 w) R
问:DSP主板设计的一般步骤是什么?需要特别注意的问题有哪些?: N- [+ U& g# `6 _5 ]8 M
答:1.选择芯片;2.设计时序;3.设计PCB。最重要的是时序和布线
( u+ n; j- {+ h0 y! @; v
问:在硬件设计阶段如何消除信号干扰(包括模拟信号及高频信号)?应该从那些方面着手?* e, g6 A0 S/ h8 l4 @
答:1.模拟和数字分开;2.多层板;3.电容滤波。

问:在电路板的设计上,如何很好的解决静电干扰问题。
答:一般情况下,机壳接大地,即能满足要求。特殊情况下,电源输入、数字量输入串接专用的防静电器件。. f! h2 x5 S% [3 C6 b1 h7 G) P$ s
3 `5 D$ D# w9 `- R& C
问:DSP板的电磁兼容(EMC)设计应特别注意哪些问题?6 w) ?+ {% J1 P7 b. Q8 O( v
答:正确处理电源、地平面,高速的、关键的信号在源端串接端接电阻,避免信号反射。
. J2 @7 h/ u2 {. f: e( v
问:用电感来隔离模拟电源和数字电源,其电感量如何决定?是由供电电流或噪音要求来决定吗?有没有计算公式?- u% _0 k1 K% c
答:电感或磁珠相当于一个低通滤波器,直流电源可以通过,而高频噪声被滤除。所以电感的选择主要决定于电源中高频噪声的成分。

问:讲座上的材料多是电源干扰问题,能否介绍板上高频信号布局(Layout)时要注意的问题以及数字信号对模拟信号的影响问题?, G7 s# D) q8 A) y
答:数字信号对模拟信号的干扰主要是串扰,在布局时模拟器件应尽量远离高速数字器件,高速数字信号尽量远离模拟部分,并且应保证它们不穿越模拟地平面。4 A! V$ o3 z& L4 j

问:能否介绍PCB布线对模拟信号失真和串音的影响,如何降低和克服?
答:有2个方面,1. 模拟信号与模拟信号之间的干扰:布线时模拟信号尽量走粗一些,如果有条件,2个模拟信号之间用地线间隔。2. 数字信号对模拟信号的干扰:数字信号尽量远离模拟信号,数字信号不能穿越模拟地。
% n. `2 a3 y4 [0 X8 F# L# z+ P. f
三.DSP性能3 c8 D' R0 O5 x( _/ k0 ?5 o
问:1.我要设计生物图像处理系统,选用那种型号较好(高性能和低价格)?2.如果选定TI DSP,需要什么开发工具?% g  n0 `: p" y+ {2 n; U( A  u
答:1.你可采用C54x 或 C55x平台,如果你需要更高性能的,可采用C6x系列。2.需要EVMs和XDS510仿真器。0 k6 ~: X& k2 j; |( r# v4 s

问:请介绍一种专门用于快速富利叶变换(FFT), 数字滤波,卷积,相关等算法的DSP,最好集成12bit以上的ADC功能。3 o0 ]" d/ W% ~/ L7 ~. Z! u2 j
答:如果你的系统是马达/能量控制的,我建议你用TMS320LF240x。详情请参阅DSP选择指南:http://www.dspvillage.ti.com/dspguide- M5 I1 W9 N9 t

问:有些资料说DSP比单片机好,但单片机用的比DSP广。请问这两个在使用上有何区别?
答:单片机一般用于要求低的场合,如4/8位的单片机。DSP适合于要求较高的场合。
7 D* i9 X+ z! r( t0 S
问:我想了解在信号处理方面DSP比FPGA的优点。+ E, w8 e  V$ F1 z0 m- \0 S: G
答:DSP是通用的信号处理器,用软件实现数据处理;FPGA用硬件实现数据处理。DSP的成本便宜,算法灵活,功能强;FPGA的实时性好,成本较高。


问:请问减小电路功耗的主要途径有哪些?
答:1.选择低功耗的芯片;2.减少芯片的数量;3.尽量使用IDLE。
8 T- y0 A8 ?) ?" m% f: k
问:用C55设计一个低功耗图像压缩/解压和无线传输的产品,同时双向传输遥控指令和其他信息,要求图像30帧/秒,TFT显示320*240,不知道能否实现?若能,怎样确定性能?选择周边元器件?确定最小的传输速率?能否提供开发的解决方案?软件核?
答:1.有可能,要看你的算法。2.建议先在模拟器上模拟。' r: k6 C" ]/ R& S
) h) L3 F, P7 ?$ O- E
问:用DSP开发MP3,比较专用MP3解码芯片如何,比如成本、难度、周期?谢谢。& Z2 ~. s+ _; o! j8 y
答:1.DSP的功能强,可以实现附加的功能,如ebook等;2.DSP的性能价格比高;3.难度较大,需要算法,因此周期较长,但TI有现成的方案。
) ?- |  @/ V2 }2 R; n: J
问:用DSP开发的系统跟用普通单片机开发的系统相比,有何优势?DSP一般适用于开发什么样的系统?其开发周期、资金投入、开发成本如何?与DSP的接口电路是否还得用专门的芯片?. z7 z+ t8 G) A, K7 }; e
答:1.性能高;2.适合于速度要求高的场合;3.开发周期一般6个月,投入一般要一万元左右;4.不一定,但需要速度较高的芯片。" ~- M  A, {  l) }1 q/ e% L
! u! ~' @" L1 f
问:DSP会对原来的模拟电路产生什么样的影响?# B: ^+ e0 d6 k/ M( P
答:一方面DSP用数字处理的方法可以代替原来用模拟电路实现的一些功能;另一方面,DSP的高速性对模拟电路产生较大的干扰,设计时应尽量使DSP远离模拟电路部分。

问:请问支持MPEG-4芯片型号是什么?
答:C55x或 C6000 或DSC2x6 B; y- a3 a: a

问:DSP内的计算速度是快的,但是它的I/O口的交换速度有多快呢?# i1 @: ~4 S7 X: x
答:主频的1/4左右。  ?) ?; p; w/ V1 F0 F
4 W. `9 n1 Y; ?: N: ^7 t
四.技术性问题0 k- g- B) O" h5 @7 ]/ u
问:我有二个关于C2000的问题:1、C240或C2407的RS复位引脚既可输入,也可输出,直接用CMOS门电路(如74ACT04)驱动是否合适,还是应该用OC门(集电极开路)驱动?2、大程序有时运行异常,但加一两条空指令就正常,是何原因?0 S- u+ l" G- Q/ P$ N
答:1、OC门(集电极开路)驱动。2、是流水线的问题。4 H3 v+ {# V$ D1 ^4 J# j% F, G

问:1.DSP芯片内是否有单个的随机函数指令?2.DSP内的计算速度是快的,但是它的I/O口的交换速度有多快呢?SP如何配合EPLD或FPGA工作呢?
答:1.没有。2.取决于你所用的I/O。对于HPI,传输速率(字节)大约为CPU的1/4,对McBSP,位速率(kbps)大约为CPU的1/2。3.你可以级联仿真接口和一个EPLD/FPGA在一起。请参考下面的应用手册:  http://www.ti.com/sc/docs/psheets/abstract/apps/spra439a.htm5 y0 V- O! G+ |" O+ Q3 l: g
问:设计DSP系统时,我用C6000系列。DSP引脚的要上拉,或者下拉的原则是怎样的?我经常在设计时为某一管脚是否要设置上/下拉电阻而犹豫不定。  c2 p6 k9 [; j6 H) h2 E8 k- s
答:C6000系列的输入引脚内部一般都有弱的上拉或者下拉电阻,一般不需要考虑外部加上拉或者下拉电阻,特殊情况根据需要配置。. |9 L% f3 ^/ F4 s

问:我正在使用TMS320VC5402,通过HPI下载代码,但C5402的内部只提供16K字的存储区,请问我能通过HPI把代码下载到它的外部扩展存储区运行吗?$ I( W3 ?# a( p, y% I+ n1 J- s
答:不行,只能下载到片内。

问:电路中用到DSP,有时当复位信号为低时,电压也属于正常范围,但DSP加载程序不成功。电流也偏大,有时时钟也有输出。不知为什么?' E0 ~4 f1 J* ~" c& p
答:复位时无法加载程序。% q8 i9 G4 a- d; X
/ x2 v# X5 _& r0 m& z' l0 q
问:DSP和单片机相连组成主从系统时,需要注意哪些问题?
答:建议使用HPI接口,或者通过DPRAM连接。  ~2 W! T0 A9 t/ `: X

问:原来的DSP的程序需放在EPROM中,但EPROM的速度难以和DSP匹配。现在是如何解决此问题的?
答:用BootLoad方法解决。' B" D7 H+ G) ^7 e3 e
; b2 @$ j0 v  H( S0 {, ?( f
问:我在使用5402DSK时,一上电,不接MIC,只接耳机,不运行任何程序,耳机中有比较明显的一定频率的噪声出现。有时上电后没有出现,但接MIC,运行范例中的CODEC程序时,又会出现这种噪声。上述情况通常都在DSK工作一段时间后自动消失。我在DSP论坛上发现别人用DSK时也碰到过这种情况,我自己参照5402DSK做了一块板,所用器件基本一样,也是这现象,请问怎么回事?如何解决?0 `, z- \8 w. e6 `+ N
答:开始时没有有效的程序代码,所以上电后是随机状态,出现这种情况是正常的。
6 W, W2 H- |7 D8 c0 A
问:我使用的是TMS320LF2407,但是仿真时不能保证每次都能GO MAIN。我想详细咨询一下,CMD文件的设置用法,还有VECTOR的定义。7 u6 z1 Z+ ]# K2 J* ?
答:可能看门狗有问题,关掉看门狗。有关CMD文件配置请参考《汇编语言工具》第二章。1 ]) U# H  @- r7 ^

问:我设计的TMS320VC5402板子在调试软件时会经常出现存储器错误报告,排除是映射的问题,是不是板子不稳定的因素?还是DSP工作不正常的问题?如何判别?* H# `/ ^- _9 v* G% m- P% k
答:你可以利用Memoryfill功能,填入一些数值,然后刷新一下,看是不是在变,如果是在变化,则Memory 是有问题。
* a1 H- |  q, W, e' V6 {
问:如何解决Flash编程的问题:可不可以先用仿真器下载到外程序存储RAM中,然后程序代码将程序代码自己从外程序存储RAM写到F240的内部Flash ROM中,如何写?/ b3 p- ]' E, \  q
答:如果你用F240,你可以用下载TI做的工具。其它的可以这样做。" `" l. l2 }5 ]/ d5 y+ P
问:C5510芯片如何接入E1信号?在接入时有什么需要注意的地方?
答:通过McBSP同步串口接入。注意信号电平必须满足要求。
' M8 n9 a7 Z  o
问:请问如何通过仿真器把.HEX程序直接烧到FLASH中去?所用DSP为5402是否需要自己另外编写一个烧写程序,如何实现?谢谢!!5 l7 B) a7 g" T
答:直接写.OUT。是DSP中写一段程序,把主程序写到FLASH中。4 q2 Z: U+ N5 @8 @- G. M

问:DSP的硬件设计和其他的电路板有什么不同的地方?. Q, t8 U* q" O) q' i5 \1 \- }
答:1.要考虑时序要求;2.要考虑EMI的要求;3.要考虑高速的要求;4.要考虑电源的要求。
1 N3 Y% U) N, t0 e* \9 g
问:ADS7811,ADS7815,ADS8320,ADS8325,ADS8341,ADS8343,ADS8344,ADS8345中,哪个可以较方便地与VC33连接,完成10个模拟信号的AD转换(要求16bit,1毫秒内完成10个信号的采样,当然也要考虑价格)?% B& ~& w% U; E* y/ n& F: B4 H
答:作选择有下列几点需要考虑1. 总的采样率:1ms、10个通道,总采样率为100K ,所有A/D均能满足要求。2. A/D与VC33的接口类型:并行、串行。前2种A/D为并行接口,后几种均为串行接口。3. 接口电平的匹配。前2种A/D为5V电平,与VC33不能接口;后几种均可为3.3V电平,可与VC33直接接口。

问:DSP的电路板有时调试成功率低于50%,连接和底板均无问题,如何解决?有时DSP同CPLD产生不明原因的冲突,如何避免?' \' W1 B$ E* {9 V' ]+ S' b) y
答:看来你的硬件设计可能有问题,不应该这么小的成功率。我们的板的成功率为95%以上。3 r8 V& l! b% l7 T9 Z

问:我们的工程有两人参与开发,由于事先没有考虑周全,一人使用的是助记符方式编写汇编代码,另一人使用的是代数符号方式编写汇编代码,请问CCS5000中这二种编写方式如何嵌在一起调试?
答:我没有这样用过,我想可以用下面的办法解决:将一种方式的程序先单独编译为.obj文件,在创建工程时,将这些.obj文件和另一种方式的程序一起加进工程中,二者即可一起编译调试了。

问:DSP数据缓冲,能否用SDRAM代替FIFO?4 H9 e# _# V: m  J* g* y
答:不行8 |. j0 j3 B! R! T& L
7 P" M( r3 K* d5 Q
问:ADC或DAC和DSP相连接时,要注意什么问题?比如匹配问题,以保证A/D采样稳定或D/A码不丢失。! f% J( }& z( m" h
答:1. 接口方式:并行/串行;2. 接口电平,必须保证二者一致。

问:用F240经常发生外部中断丢失现象,甚至在实际环境中只有在程序刚开始时能产生中断,几分钟后就不能产生中断。有时只能采取查询的方式,请问有何有效的解决方法?改为F2407是不是要好些?; k/ R) Y) v' ?8 i4 w
答:应该同DSP无关。建议你将中断服务程序简化看一下。+ @1 l! C* m* i


五、为什么要片内RAM大的DSP效率高?
目前DSP发展的片内存储器RAM越来越大,要设计高效的DSP系统,就应该选择片内RAM较大的DSP。片内RAM同片外存储器相比,有以下优点:
: X+ A8 c1 t. s1 d5 L9 D1 ]
1)片内RAM的速度较快,可以保证DSP无等待运行。 * @+ L  B% L+ f( F
2)对于C2000/C3x/C5000系列,部分片内存储器可以在一个指令周期内访问两次,使得指令可以更加高效。3 d( X; z1 }. E9 E7 [
3)片内RAM运行稳定,不受外部的干扰影响,也不会干扰外部。
4)DSP片内多总线,在访问片内RAM时,不会影响其它总线的访问,效率较高。$ n$ J& Q' Q7 Z8 q1 y

六、为什么DSP从5V发展成3.3V?
超大规模集成电路的发展从1um,发展到目前的0.1um,芯片的电源电压也随之降低,功耗也随之降低。DSP也同样从5V发展到目前的3.3V,核心电压发展到1V。目前主流的DSP的外围均已发展为3.3V,5V的DSP的价格和功耗都价格,以逐渐被3.3V的DSP取代。 
& Z  @) t" \! ^$ e8 |! N/ b
七、如何选择DSP的电源芯片?
TMS320LF24xx:TPS7333QD,5V变3.3V,最大500mA。 % r! D0 c. H' K& B
TMS320VC33: TPS73HD318PWP,5V变3.3V和1.8V,最大750mA。 ; @; _2 [! e/ T! ], P* u- p6 s
TMS320VC54xx:TPS73HD318PWP,5V变3.3V和1.8V,最大750mA; 
TPS73HD301PWP,5V变3.3V和可调,最大750mA。 
TMS320VC55xx:TPS73HD301PWP,5V变3.3V和可调,最大750mA。 
TMS320C6000: PT6931,TPS56000,最大3A。 9 z$ w, Z# U* @) y0 I
6 p2 g/ t/ f, o8 t7 b2 g! K( ~
八、软件等待的如何使用?
DSP的指令周期较快,访问慢速存储器或外设时需加入等待。等待分硬件等待和软件等待,每一个系列的等待不完全相同。 
1)对于C2000系列: 硬件等待信号为READY,高电平时不等待。 软件等待由WSGR寄存器决定,可以加入最多7个等待。其中程序存储器和数据存储器及I/O可以分别设置。8 \( e4 M; F; c$ \- `. z
2)对于C3x系列: 硬件等待信号为/RDY,低电平是不等待。 软件等待由总线控制寄存器中的SWW和WTCNY决定,可以加入最多7个等待,但等待是不分段的,除了片内之外全空间有效。 
3)对于C5000系列: 硬件等待信号为READY,高电平时不等待。 软件等待由SWWCR和SWWSR寄存器决定,可以加入最多14个等待。其中程序存储器、控制程序存储器和数据存储器及I/O可以分别设置。 : j! A) X: t7 F' e3 I
4)对于C6000系列(只限于非同步存储器或外设): 硬件等待信号为ARDY,高电平时不等待。 软件等待由外部存储器接口控制寄存器决定,总线访问外部存储器或设备的时序可以设置,可以方便的同异步的存储器或外设接口。 6 M# {+ j( t( S4 [. I
6 N$ I7 r& }0 W
九、中断向量为什么要重定位?
为了方便DSP存储器的配置,一般DSP的中断向量可以重新定位,即可以通过设置寄存器放在存储器空间的任何地方。 
注意:C2000的中断向量不能重定位。 / X9 E8 D7 T; I# f5 _: U
十、DSP的最高主频能从芯片型号中获得吗? : l) A! N) Y! k* K& I& `+ |- j
TI的DSP最高主频可以从芯片的型号中获得,但每一个系列不一定相同。 7 x/ R. D- c9 h2 D" T- v
1)TMS320C2000系列: 8 A, S! m5 D: O% r1 z
TMS320F206-最高主频20MHz。 
TMS320C203/C206-最高主频40MHz。 # X2 R! r. `# I
TMS320F24x-最高主频20MHz。 ; s. L4 B( e! A6 `& S
TMS320LF24xx-最高主频30MHz。 6 z) s  H2 U( U0 }6 V
TMS320LF24xxA-最高主频40MHz。 
TMS320LF28xx-最高主频150MHz。 3 u' u+ {- w$ b
2)TMS320C3x系列: 5 f$ Y  \% {" X9 }% `* U
TMS320C30:最高主频25MHz。 
TMS320C31PQL80:最高主频40MHz。 1 R% _4 L3 X4 x: E- [8 T9 o' [: V$ |# \
TMS320C32PCM60:最高主频30MHz。 
TMS320VC33PGE150:最高主频75MHz。 
3)TMS320C5000系列: 3 \# }7 x2 t& q: L/ F
TMS320VC54xx:最高主频160MHz。 ) j& q$ T" C- P/ ~( u- |* |9 B! N; }9 v
TMS320VC55xx:最高主频300MHz。 
4)TMS320C6000系列: 
TMS320C62xx:最高主频300MHz。 # Z% B2 @7 S3 ~& Y* f, T2 A
TMS320C67xx:最高主频230MHz。 1 {3 p, U8 O8 }7 j& R9 x4 r
TMS320C64xx:最高主频720MHz。
: L5 x4 z2 N! X3 b0 F
十一、DSP可以降频使用吗?( ?, {, s$ X5 Y1 C+ f& a/ {
可以,DSP的主频均有一定的工作范围,因此DSP均可以降频使用。 * |: Y; i6 C6 n* F6 l% Z2 H) r
  M$ {9 T; n8 X, c$ y; Z
十二、如何选择外部时钟? : J. R/ u+ Z: ]$ b) O* }: c9 f2 f
DSP的内部指令周期较高,外部晶振的主频不够,因此DSP大多数片内均有PLL。但每个系列不尽相同。
1) TMS320C2000系列: 
TMS320C20x:PLL可以÷2,×1,×2和×4,因此外部时钟可以为5MHz-40MHz。% a6 L8 Q: N  j8 F2 h; R
TMS320F240:PLL可以÷2,×1,×1.5,×2,×2.5,×3,×4,×4.5,×5和×9,因此外
部时钟可以为2.22MHz-40MHz。  S  {, I9 [2 d
TMS320F241/C242/F243:PLL可以×4,因此外部时钟为5MHz。 
TMS320LF24xx:PLL可以由RC调节,因此外部时钟为4MHz-20MHz。 TMS320LF24xxA:PLL可以由RC调节,因此外部时钟为4MHz-20MHz。  m- F6 ^4 y/ y/ Z8 `# [  \( O+ O
2) TMS320C3x系列: ) x9 c/ O4 E8 N3 E$ T' q% R/ U0 F3 W
TMS320C3x:没有PLL,因此外部主频为工作频率的2倍。 # v1 ?: S0 g2 D, [4 i
TMS320VC33:PLL可以÷2,×1,×5,因此外部主频可以为12MHz-100MHz。 4 _  }2 U2 @  o; I( K9 y: }
3)TMS320C5000系列: 0 A( @5 l$ \  ~5 j: B
TMS320VC54xx:PLL可以÷4,÷2,×1-32,因此外部主频可以为0.625MHz-50MHz。  TMS320VC55xx:PLL可以÷4,÷2,×1-32,因此外部主频可以为6.25MHz-300MHz。 
4)TMS320C6000系列: TMS320C62xx:PLL可以×1,×4,×6,×7,×8,×9,×10和×11,因此外部主频可以为11.8MHz-300MHz。 
TMS320C67xx:PLL可以×1和×4,因此外部主频可以为12.5MHz-230MHz。 TMS320C64xx:PLL可以×1,×6和×12,因此外部主频可以为30MHz-720MHz

十三、如何选择DSP的外部存储器? * ^( H4 D; H  d6 o' b
DSP的速度较快,为了保证DSP的运行速度,外部存储器需要具有一定的速度,否则DSP访问外部存储器时需要加入等待周期。3 C" e3 ~$ ~4 R" _
1)对于C2000系列: C2000系列只能同异步的存储器直接相接。 C2000系列的DSP目前的最高速度为150MHz。建议可以用的存储器有: CY7C199-15:32K×8,15ns,5V; CY7C1021-12:64K×16,15ns,5V; CY7C1021V33-12:64K×16,15ns,3.3V。
2)对于C3x系列: C3x系列只能同异步的存储器直接相接。 C3x系列的DSP的最高速度,5V的为40MHz,3.3V的为75MHz,为保证DSP无等待运行,分别需要外部存储器的速度<25ns和<12ns。建议可以用的存储器有: ROM: AM29F400-70:256K×16,70ns,5V,加入一个等待; AM29LV400-55(SST39VF400):256K×16,55ns,3.3V,加入两个等待(目前没有更快的Flash)。 SRAM: CY7C199-15:32K×8,15ns,5V; CY7C1021-15:64K×16,15ns,5V; CY7C1009-15:128K×8,15ns,5V; CY7C1049-15:512K×8,15ns,5V; CY7C1021V33-15:64K× 16,15ns,3.3V; CY7C1009V33-15:128K×8,15ns,3.3V; CY7C1041V33-15:256k×16,15ns,3.3V。 2 d: Z- N+ N: y9 H# D" s1 r' [1 S
3)对于C54x系列: C54x系列只能同异步的存储器直接相接。 C54x系列的DSP的速度为100MHz或160MHz,为保证DSP无等待运行,需要外部存储器的速度<10ns或<6ns。建议可以用的存储器有: ROM: AM29LV400-55(SST39VF400):256K×16,55ns,3.3V,加入5或9个等待(目前没有更快的Flash)。 SRAM: CY7C1021V33-12:64K×16,12ns,3.3V,加入一个等待; CY7C1009V33-12:128K×8,12ns,3.3V,加入一个等待。 
4)对于C55x和C6000系列: TI的DSP中只有C55x和C6000可以同同步的存储器相连,同步存储器可以保证系统的数据交换效率更高。 ROM: AM29LV400-55(SST39VF400):256K×16,55ns,3.3V。 SDRAM: HY57V651620BTC-10S:64M,10ns。 SBSRAM: CY7C1329-133AC,64k×32; CY7C1339-133AC,128k×32。 FIFO:CY7C42x5V-10ASC,32k/64k×18。
锐单商城拥有海量元器件数据手册IC替代型号,打造电子元器件IC百科大全!

相关文章