锐单电子商城 , 一站式电子元器件采购平台!
  • 电话:400-990-0325

OC和OD门、线与和线或

时间:2022-08-22 07:30:00 18pin线对线连接器

一.什么是OC、OD

集电极开路门(集电极开路门) OC 或源极开路OD)

open-drain漏极开路输出相当于集电极开路(open-collector)输出,即ttl中集电极开路(oc)输出。一般用于线或线和,也用于电流驱动。

open-drain是对mos管而言,open-collector对于双极管,用法上没有区别。

泄漏电路具有以下特点:

1.利用外部电路的驱动能力降低IC内部驱动。 或驱动负载高于芯片电源电压.

2.

多个泄漏输出可以输出Pin,连接到一条线。在不增加任何设备的情况下,通过上拉电阻形成逻辑关系。这也是I2C,SMBus等待总线判断总线占用状态的原理。必须连接拉电阻作为图腾输出。下降延迟是芯片中的晶体管,由有源驱动,速度快;上升延迟是无源外部电阻,速度慢。若要求高速电阻选择要小,功耗会大。因此,负载电阻的选择应考虑功耗和速度。

3.可以利用改变上拉电源的电压来改变传输电平。例如,可以提供上拉电阻TTL/CMOS电平输出等。

4.开漏Pin如果不连接外部上拉电阻,则只能输出低电平。一般来说,泄漏用于连接不同电平的设备和匹配电平。

5.正常的CMOS输出级是上下管道,上管道去掉是OPEN-DRAIN是的。这种输出有两个主要目的:电平转换和线与。

6.由于漏级开路,后电路必须连接上拉电阻,上拉电阻的电源电压可以决定输出电平。这样你就可以转换任何电平。

7.线路和功能主要用于多个电路降低同一信号。如果电路不想降低,则输出高电平,因为OPEN-DRAIN上面的管子被取下,高电平是通过外部上拉电阻实现的。CMOS输出级,如果出现一个输出为高另外一个为低时,等于电源短路。)

8.OPEN-DRAIN它提供了一种灵活的输出模式,但也有其弱点,即上升边缘的延迟。由于上升边缘通过外部上拉无源电阻充电负载,当电阻选择小时延迟小,但功耗大;相反,延迟大功耗小。因此,如果有延迟要求,建议使用下降边缘输出。

二.线、逻辑、线、逻辑是什么?

在结点(线)上,

连接一个上拉电阻 VCC 或 VDD 和 n 个 NPN 或 NMOS 晶体管的集电极 C 或漏极 D, 晶体管的发射极 E

或源极 S 都接地线, 只要晶体管饱和, 结点(线)被拉到地线电平上.

因为这些晶体管的基极注入电流(NPN)或者栅极加高电平(NMOS), 晶体管饱和, 因此,这些基极或栅极对这个结点(线)的关系是非

NOR 逻辑. 假如在这个结点后面加一个反相器, 就是或 OR 逻辑.

注:个人理解:线与,连接电阻至电源。(~A)&(~B)=~(A B),很容易理解线和这个概念的由来;

若使用下拉电阻和 PNP 或 PMOS 管道可以构成与非 NAND 逻辑, 或者用负逻辑关系转换与/或逻辑.

注:线或,下拉电阻到地。(~A) (~B)=~(AB);

这些晶体管通常是一些逻辑电路的集电极开路 OC 或源极开路 OD 输出端. 这种逻辑通常被称为线和/线或逻辑, 当你看到一些芯片时 OC

或 OD 输出端连接在一起, 当有上拉电阻时, 这是线或/线, 但有时上拉电阻在芯片的输入端.

顺便说一句,如果没有 OC 或 OD 芯片的输出端不能连接在一起, 总线 BUS 双向输出端连接在一起是有管理的,

同时只能有一个输出, 其他高阻只能输入.

锐单商城拥有海量元器件数据手册IC替代型号,打造电子元器件IC百科大全!

相关文章