基本组合逻辑电路
时间:2022-10-19 02:30:00
逻辑电路的基本组合
一、 实验目的?
⒈ 掌握一般组合逻辑电路的分析设计方法。
⒉ 熟悉集成优先编码器的逻辑功能和简单应用。
⒊ 熟悉七段译码显示器的工作原理和使用方法。
二、预习和实验前准备
⒈ 逻辑电路分析设计方法的预览组合。
⒉ 熟悉集成电路的功能和外引线排列。
⒊ 熟悉全加器、优先编码器、七段译码显示器的工作原理。
三、实验设备及设备
⒈ DLB-1实验箱?
⒉ T0652输入端四与非门三块,74LS136四异或门一块,T4148编码器一块
、T337七段译码 器一块、BS205数码管一块
四、实验内容及步骤
⒈ 分析全加器的逻辑功能。
(1) 用TTL全加器由非门组成。选择三块T0652输入端四与非门
图15-1) 在多孔插座板上连接座板上。VCC?接5V,
GND接地,Ai、Bi、
Ci1分别连接不同的逻辑开关K,S?i、C?i连接不同的发光二极管显示器L。?
(2)根据图15-2输出全加器电路Si、Ci列出真值表的逻辑表达式,
并根据真值表画Si、Ci卡诺图。卡诺图。 ??
图15-1 T065引脚排列图(参考实验室展板)
表15-1?全加器逻辑功能
Ai
Bi
Ci-1
Si
Ci
0
0
0
0
1
1
1
1
0
0
1
1
0
0
1
1
0
1
0
1
0
1
0
1
(3)按表15-1改变输入端Ai、Bi和Ci-1.记录连接逻辑开关的状态,并记录相应的状态
的Si和Ci将实验结果和理论值进行比较。
⒉ 验证四位二进制数不等比较器的逻辑功能
(1)选一块异或门74LS 136和一块T在多孔插座实验板上,063与非门,
按图5-3连接好线 四位两个二进制数不等比较器。?
(2)根据四位比较器的逻辑图写出Z的函数表达式。
?? 图15-3 四位比较器接线图
(3)AA1、A2、A3、B0B1、B2、B 3分别连接不同的逻辑开关K,
Z接发光二极管L。验证比较器是否符合以下逻辑关系:
当两个数字中的任何一个或多个对应位不同时,输出Z为1
数的对应位全 同时,其输出Z为0。
⒊ 编码器功能测试优先
优先编码器广泛应用于计算机中。8线-3线优先编码T4148(T1148),具有
高级优先编码 输出为8421码的反码;输入为低电平0实现编码。
逻辑关系I0输 入为最低位I7输入最高,按高低顺序排队编码。S
为使能端,YS为选通 端,Y作为扩展输出的EX。S=0时,
允许编码;当S=1,一切都输了 出门Y0至Y2及YS、YEX被封锁,禁止编码
止。?
?? 图15-4 T4148编码器外引线功能端排列图
?? 图15-5 T4148优先编码器功能测试图
(1)优先考虑编码器T4148(或T1148)按图5-5接好线。输入端I0~I7分别 接不
同样的逻辑开关K,输出端C、B、A分别连接发光二极管。
(2)改变输入状态,观察输出对应状态,填写表15-2。
I7 I6 I5 I4 I3 I2 I1 I0 C B A
0 × × × × × × ×
1 0 × × × × × ×
1 1 0 × × × × ×
1 1 1 0 × × × ×
1 1 1 1 0 × × ×
1 1 1 1 1 0 × ×
1 1 1 1 1 1 0 ×
1 1 1 1 1 1 1 0
表15-2优先编码器功能
⒋ 七段译码显示电路功能测试
??图15-6 T337外引脚排列图 图15-7 七段译码显示电路图
(1)选择七段字形译码器T337和BS205共阴极数码管,按图15-7接线。
(2)输入端A、B、C、D分别接不同的逻辑开关K,改变输入状态,观察数字
管道显示,并在表15-3中填写结果。
表15-3 七段字形译码器逻辑功能
⒋ 七段译码显示电路功能测试
??图15-6 T337外引脚排列图 图15-7 七段译码显示电路图
(1)选择七段字形译码器T337和BS205共阴极数码管,按图15-7接线。
(2)输入端A、B、C、D分别连接不同的逻辑开关K,改变输入状态,观察数字
管道显示,并在表15-3中填写结果。
表15-3 七段字形译码器逻辑功能
D C B A
字 形
D C B A
字 形
0 0 0 0
0 0 0 1
0 0 1 0
0 0 1 1
0 1 0 0
0 1 0 1
0 1 1 0
0 1 1 1
1 0 00
1 0 0 1
说明:本实验电路图请参考实验室展板
五、实验报告要求?
⒈ 根据实验测试结果,按表15-1列出由与非门组成的全加器状态真值表,写
出Si和Ci逻辑表达式,并同理论值进行比较。?
⒉ 写出四位比较器输出端Z的函数表达式。?
⒊ 按表15-2整理优先编码器的实验数据,并分析实验结果,说明电路功能。?
⒋ 按表15-3整理七段译码显示电路的观察结果。?