【嵌入式系统设计师备考(1)】嵌入式系统基础知识
时间:2022-09-19 16:30:00
文章目录
- 嵌入式系统的基本知识
-
- 1.嵌入式系统的定义和组成
-
- 1.嵌入式系统的定义
- 2.嵌入式系统的组成
- 3、实时系统
- 4.实时系统调度
- 2.嵌入式微处理器系统结构
- 3.嵌入式系统的硬件基础
-
- 1.组合逻辑电路基础
- 2.时序逻辑电路基础
- 4.总线电路和信号驱动
- 5.电平转换电路
- 6.可编程逻辑器件基础
- 7.信息表示和操作基础在嵌入式系统中
- 8、错误控制编码
- 9.嵌入式系统测量项目
- 10.嵌入式系统的评价方法:测量方法和模型方法
- 真题解析
嵌入式系统的基本知识
1.嵌入式系统的定义和组成
1.嵌入式系统的定义
(1)定义:以应用为中心,以计算机技术为基础,软硬件可裁剪,适应应用系统对功能、可靠性、成本、体积、功耗严格要求的专用计算机系统
。
(2)开发嵌入式系统 4 阶段:无操作系统阶段、简单操作系统阶段、实时操作系统阶段、面向 Internet阶段。
发展阶段 | 特点 |
---|---|
无操作系统阶段 | 结构功能单一、效率低、存储小、几乎无用户接口 |
简单操作系统阶段 | 初具一定兼容性和扩展性的操作系统,面向I/O提高设计效率 |
实时操作系统阶段 | 操作系统实时性强,具有文件和目录管理、设备管理、多任务、网络、图形用户界面等功能 |
面向 Internet阶段 | 嵌入式设备开始与互联网互动 |
(3)知识产权核(IP 核):具有知识产权的功能模块,具体的功能,集成电路设计可重复使用的功能模块是实现系统芯片的功能模块(SOC)基本构件。
SOC:芯片系统集成数字信号处理器、微控制器、存储器、数据转换器、接口电路等电路模块,实现信号采集、转换、存储、处理等功能
(4) IP 核模块有行为、结构和物理 3 不同程度的设计可分为软核、硬核、固核三类。
IP核 | 依据 |
---|---|
软核 | 硬件描述语言描述文本 |
硬核 | 半导体工艺的物理设计 |
固核 | 门级电路网表的设计程度介于软核和硬核之间 |
2.嵌入式系统的组成
嵌入式计算机系统由硬件层、中间层、系统软件层和应用软件层组成
被控对象:电机、传感器等
(1)硬件层:嵌入式微处理器(核心) I/O 接口。
嵌入式核心模块=嵌入式微处理器+电源电路+时钟电路+存储器
a、嵌入式微处理器:
和通用CPU不同的是,处理器更多的是为特定的系统工作,并将一些板卡完成的任务集成到芯片中
b、存储器:
包括cache、主存(ROM、RAM)、辅助存储器
主存(ROM、RAM):可直接访问微处理器的寄存器存储系统、程序和数据
,微处理器内外容量为256kb到1GB之间。
Cache:位于主存和嵌入式微处理器内核之间,微处理器最近使用的程序代码和数据是存储的
。其主要目标是减少存储器对微处理器内核的访问瓶颈,使处理速度更快。
辅助存储器(硬盘,SD卡等):用来存储大量的程序代码或信息
,容量大,但访问速度慢,用于长期保存用户信息。
(2)中间层(也称硬件抽象层) HAL 或者板级支持包 BSP):它将系统硬件的具体情况,将系统上层软件与底层硬件分开,使系统上层软件开发人员无需关系 BSP 开发层提供的界面。
BSP 硬件相关性和操作系统相关性有两个特点。
设计完整 BSP 两部分工作需要完成:
a、 嵌入式系统的硬件初始化和 BSP 功能。
从上到下,硬件到软件的顺序是:
片级初始化:在纯硬件的初始化过程中,嵌入式微处理器逐渐从上电的默认状态设置为系统所需的工作状态。
板级初始化:初始化过程包括软件和硬件,为后续的系统初始化和应用程序建立了硬件和软件的运行环境。
系统级初始化:以软件为主的初始化过程, 初始化操作系统。
b、 与硬件相关的设备驱动程序。
(3)系统软件层:实时多任务操作系统( RTOS)、图形用户接口文件系统( GUI)、由网络系统和通用组件模块组成。
RTOS 是嵌入式应用软件的基础和开发平台。
(4)应用软件:由基于实时系统开发的应用程序组成。
3、实时系统
(1)定义:能够在指定或确定的时间内完成系统功能并响应外部或内部、同步或异步时间的系统
。
(2)差异:通用系统一般追求系统的平均响应时间和用户的便利性;实时系统主要考虑最坏情况下的系统行为。
(3)特点:与外部环境的时间约束、可预测性、可靠性和交互性
。
(4)实时系统分类:
a、硬实时(强实时):应用程序的时间需求应能够完全满足,否则将造成航天、军事等重大安全事故,甚至生命财产损失和生态破坏。
b、软实时(弱实时):虽然一些应用程序提出了时间要求,但偶尔违反实时任务不会严重影响系统的运行和环境,如监控系统和实时信息收集系统。
(5)任务的约束包括:时间、资源、执行顺序和性能。
4.实时系统调度
(1)调度:给出一组实时任务和系统资源,确定每个任务何时候、何地执行的全过程。
(2)不同系统的目的差异:
非实时系统的调度主要是缩短平均响应时间,提高资源利用率,或优化某一指标。
实时系统的主要目的是确保每个任务都能满足其时间限制,并及时响应外部要求。
(3)实时调度技术
a、抢占调度:通常是优先驱动的调度,如 uCOS。优点是实时性好,反应快,调度算法比较简单,可以保证高优先任务的时间限制;缺点是上下文切换多。
b、非抢占调度:通常根据时间片分配的调度,在执行过程中不允许中断任务。一旦任务占用处理器,必须完成或自愿放弃,如 WinCE。优点是上下文切换少;缺点是处理器有效资源利用率低,可调度性差。
c、静态表驱动策略:运行前,系统根据各任务的时间限制和关联关系,采用一定的搜索策略生成运行时间表,指出各任务的起始运行时间和运行时间。
d、优先驱动策略:任务的执行顺序根据任务优先级确定。
(4)实时任务分类:
a、按任务周期划分:
分类 | 定义 |
---|---|
周期任务 | 按一定周期到达并请求运行 |
偶发任务 | 任务请求的到达时刻不是严格周期的,但按照不高于某个值的速率到达。常当成周期任务处理 |
非周期任务 | 随机到达的任务请求 |
b、按任务是否允许超时及影响划分:
分类 | 定义 |
---|---|
强实时任务 | 规定时间内必须完成,不允许超时 |
准实时任务 | 允许超时,但超时后的数据将毫无意义 |
弱实时任务 | 允许超时,且超时后的数据还具有一定意义 |
弱-强实时任务 | 允许周期任务的部分任务实例超时,但超时分布应有一定规律特性 |
(5)实时系统的通用结构模型:数据采集任务实现传感器数据的采集,数据处理任务处理采集的数据、并将加工后的数据送到执行机构管理任务控制机构执行。 |
2、嵌入式微处理器体系结构
(1)冯诺依曼结构:程序和数据共用一个存储空间
,程序指令存储地址和数据存储地址指向同一个存储器的不同物理位置,采用单一的地址及数据总线,程序和数据的宽度相同。例如: 8086、 ARM7、 MIPS…
(2)哈佛结构:程序和数据是两个相互独立的存储器
,每个存储器独立编址、独立访问,是一种将程序存储和数据存储分开的存储器结构。提供了较高的数字信号处理性能。例如: AVR、 ARM9、 ARM10…
(3)复杂指令集计算机( CISC) 与 精简指令集计算机(RISC )的特点比较。
计算机执行程序所需要的时间 P 可以用下面公式计算:
P=I×CPI×T
I:高级语言程序编译后在机器上运行的指令数。
CPI:为执行每条指令所需要的平均周期数。
T:每个机器周期的时间。
(4)流水线基本概念:在 CPU 中把一条指令的串行执行过程变为若干指令的子过程在 CPU 中重叠执行。
(5)流水线处理机主要指标:
a、吞吐率:单位时间里流水线处理机流出的结果数。如果流水线的子过程所用时间不一样长,则吞吐率应为最长子过程的倒数。
b、建立时间:流水线开始工作到达最大吞吐率的时间。若 m 个子过程所用时间一样,均为 t,则建立时间 T=mt。
(6)信息存储的字节顺序
A、存储器单位:字节(8 位)
B、字长决定了微处理器的寻址能力,即虚拟地址空间的大小。
C、 对于字长为n位的微处理器,它的虚拟地址范围是0~2^n-1
。32 位微处理器的虚拟地址空间位 2^32B,即 4GB。
大端、小端存储法
a、小端字节顺序:低字节在内存低地址处,高字节在内存高地址处。
b、大端字节顺序:高字节在内存低地址处,低字节在内存高地址处。
c、在解释以二进制格式存储的数据和使用合适的掩码是。存储顺序会变得非常重要。比如存储BMP位图文件需要小端法存储
d、网络设备的存储顺序问题取决于 OSI 模型底层中的数据链路层。
头疼,暂停学习一会儿!!2022年3月30日17点22分
2022年3月30日20点19分开始学习!!
3、嵌入式系统的硬件基础
根据电路是否具有存储功能,将逻辑电路划分为:组合逻辑电路和时序逻辑电路。
1、组合逻辑电路基础
组合逻辑电路:电路在任一时刻的输出,仅取决于该时刻的输入信号,而与输入信号作用前电路的状态无关
。
一般由门电路组成,不含记忆元件。输入输出间无反馈。常用的逻辑电路有译码器和多路选择器等。
(1),真值表(略)
(2)、布尔代数
(3)、门电路
在信号的输出/输入端加上空心圆表示对信号取非。
NOR(或非)和 NAND(与非)的门电路称为全能门电路
,可以实现任何一种逻辑函数。
(4)译码器(解码器):多输入多输出的组合逻辑网络。通过逻辑功能的不同分为通用译码器和显示译码器。每输入一个 n 位的二进制代码,在 m 个输出端中最多有一个有效。
当 m=2^n 是,为全译码;
当 m<2^n 时,为部分译码。
二进制译码器是一种全译码器,常见有2-4译码器、3-8译码器、4-16译码器。
与之对应的是编码器,实现与译码器相反的功能。
(5)由于集成电路的高电平输出电流小,而低电平输出电流相对比较大,采用集成门电路直接驱动 LED 时,较多采用低电平驱动方式。液晶七段字符显示器 LCD 利用液晶有外加电场和无外加电场时不同的光学特性来显示字
符。
(6)、数据选择器和数据分配器
数据选择器(多路开关):在选择信号的作用下,从多个输入通道中选择某一个通道的数据作为输出。常见的有二选一 、四选一、八选一、十六选一等。
与之对应的是数据分配器
2、时序逻辑电路基础
时序逻辑电路:电路任一时刻的输出不仅与该时刻的输入有关,而且还与该时刻电路的状态有关。
因此,时序电路中必须包含记忆元件。触发器是构成时序逻辑电路的基础。常用的时序逻辑电路有寄存器和计数器等。
(1)时钟信号是时序逻辑的基础,它用于决定逻辑单元中的状态合适更新。同步是时钟控制系统中的主要制约条件。
(2)在选用触发器的时候,触发方式是必须考虑的因素。触发方式有两种:
电位触发方式:具有结构简单的有点,常用来组成暂存器。
边沿触发方式:具有很强的抗数据端干扰能力,常用来组成寄存器、计数器等。
a、寄存器:主要用于接收信息、寄存信息或传送信息,通常采用并行输入一并输出的方式。
一个触发器只能存储一个二进制数。因此要寄存n个数码。需要n个触发器
b、移位寄存器:在时钟信号控制下,将寄存信息向左或向右移位的寄存器。按照移位方向可以分为左移、右移、双向移位寄存器
c、计数器:用来累计输入脉冲的个数。定时和分频。
c.1:按照组成计数器各触发器的状态转换所需的cp脉冲是否统一,分为同步计数器、异步计数器
分类 | 特点 |
---|---|
同步(并行)计数器 | 各个触发器的时钟脉冲来自同一个计数输入脉冲 |
异步(串行)计数器 | 没有公共的时钟脉冲,除第一级外,每集触发器都是由前一级的输出信号触发 |
c.2:按照计数值的增减情况,分为加法(递增)、减法(递减)计数器 | |
c.3:按照计数基数,分为二进制、十进制计数器 |
4、总线电路及信号驱动
(1)总线是各种信号线的集合,是嵌入式系统中各部件之间传送数据、地址和控制信息的公共通路。在同一时刻,每条通路线路上能够传输一位二进制信号。按照总线所传送的信息类型,可以分为:数据总线(DB)、地址总线(AB)和控制总线(CB)。
(2)总线的主要参数:
总线带宽:一定时间内总线上可以传送的数据量,一般用 MByte/s 表示。
总线宽度:总线能同时传送的数据位数(bit),即人们常说的 32 位、 64 位等总线宽度的概念,也叫总线位宽。
总线的位宽越宽,总线每秒数据传输率越大,也就是总线带宽越宽。
总线频率:工作时钟频率以 MHz 为单位,工作频率越高,则总线工作速度越快,也即总线带宽越宽。
总线带宽 = 总线位宽×总线频率/8, 单位是 MBps 或者 MB/s。
常用总线: ISA 总线、 PCI 总线、 IIC 总线、 SPI 总线、 PC104 总线和 CAN 总线等。
(3)只有具有三态输出的设备才能够连接到数据总线上,常用的三态门为输出缓冲器。
(4)当总线上所接的负载超过总线的负载能力时,必须在总线和负载之间加接缓冲器或驱动器,最常用的是三态缓冲器,其作用是驱动和隔离。
(5)采用总线复用技术可以实现数据总线和地址总线的共用。但会带来两个问题:
A、需要增加外部电路对总线信号进行复用解耦,例如:地址锁存器。
B、总线速度相对非复用总线系统低。
(6)两类总线通信协议:同步方式、异步方式。
(7)对总线仲裁问题的解决是以优先级(优先权)的概念为基础。
5、电平转换电路
(1)数字集成电路可以分为两大类:双极型集成电路(TTL)、金属氧化物半导体(MOS)。
(2) CMOS 电路由于其静态功耗极低,工作速度较高,抗干扰能力较强,被广泛使用。
(3)解决 TTL 与 CMOS 电路接口困难的办法是在 TTL 电路输出端与电源之间接一上拉电阻 R,上拉电阻 R 的取值由 TTL 的高电平输出漏电流 IOH 来决定,不同系列的 TTL 应选用不同的 R 值。
6、可编程逻辑器件基础
7、嵌入式系统中信息表示与运算基础
(1)进位计数制与转换:这样比较简单,也应该掌握怎么样进行换算,有出题的可能。
(2)计算机中数的表示:源码、反码与补码。
正数的反码与源码相同,负数的反码为该数的源码除符号位外按位取反。
正数的补码与源码相同,负数的补码为该数的反码加一。
例如-98
原码: 11100010B
反码: 10011101B
补码: 10011110B
(3)
定点表示法:数的小数点的位置人为约定固定不变。
浮点表示法:数的小数点位置是浮动的,它由尾数部分和阶数部分组成。
任意一个二进制 N 总可以写成: N=2P×S。 S 为尾数, P 为阶数。
(4)汉字表示法(教程 67、 68 页),搞清楚 GB2318-80 中国标码和机内码的变换。
(5)语音编码中波形量化参数(可能会出简单的计算题目哦)
采样频率:一秒内采样的次数,反映了采样点之间的间隔大小。
人耳的听觉上限是 20kHz,因此 40kHz 以上的采样频率足以使人满意。
CD 唱片采用的采样频率是 44.1kHz。
测量精度:样本的量化等级,目前标准采样量级有 8 位和 16 位两种。
声道数:单声道和立体声双道。立体声需要两倍的存储空间。
8、差错控制编码
(1)根据码组的功能,可以分为检错码和纠错码两类。
检错码是指能自动发现差错的码,例如奇偶检验码;
纠错码是指不仅能发现差错而且能自动纠正差错的码,例如循环冗余校验码。
(2)奇偶检验码、海明码、循环冗余校验码(CRC)。(教程 70 到 77 页)
9、嵌入式系统的度量项目
(1)性能指标:分为部件性能指标和综合性能指标,主要包括:吞吐率、实时性和各种利用率。
(2)可靠性与安全性
可靠性是嵌入式系统最重要、最突出的基本要求,是一个嵌入式系统能正常工作的保证,一般用平均故障间隔时间 MTBF 来度量。
(3)可维护性:一般用平均修复时间 MTTR 表示。
(4)可用性
(5)功耗
(6)环境适应性
(7)通用性
(8)安全性
(9)保密性
(10)可扩展性
性价比中的价格,除了直接购买嵌入式系统的价格外,还应包含安装费用、若干年的运行维修费用和软件租用费。
10、嵌入式系统的评价方法:测量法和模型法
(1)测量法是最直接最基本的方法,需要解决两个问题:
A、根据研究的目的,确定要测量的系统参数。
B、选择测量的工具和方式。
(2)测量的方式有两种:采样方式和事件跟踪方式。
(3)模型法分为分析模型法和模拟模型法。分析模型法是用一些数学方程去刻画系统的模型,而模拟模型法是用模拟程序的运行去动态表达嵌入式系统的状态,而进行系统统计分析,得出性能指标。
(4)分析模型法中使用最多的是排队模型,它包括三个部分:输入流、排队规则和服务机构。
(5)使用模型对系统进行评价需要解决 3 个问题:设计模型、解模型、校准和证实模型。
真题解析
1、 2007 年 4、 5 题
若每一条指令都可以分解为取指、分析和执行三步。已知取指时间 t 取指=4△t,分析时间 t 分析=3△t,执行时间 t 执行=5△t。如果按串行方式执行完 100 条指令需要 (4) △t。如果按照流水线方式执行,执行完 100 条指令需要 (5) △t。
(4) A. 1190 B. 1195 C. 1200 D. 1205
(5) A. 504 B. 507 C. 508 D. 510
<答案>: C、 B
考查流水线技术知识点。
按照串行的方式,执行完一条指令才能执行下一条指令
,那么执行完 100条指令的时间为:(4+3+5)×100=1200
按照流水线的方式,可以同时执行多条指令。在第一条指令进行分析的时候,第二条指令已经开始取指;当第一条指令进行执行的时候,第二条指令进行分析,第三条指令取指;当第二条指令进行执行完的时候,第三条指令已经分析完成。依此类推,当第一条指令完成之后,每一个执行的周期就可以完成一条指令。需要注意的是,如果流水线的子过程所用时间不一样长,则吞吐率应以最长子过程来计算
。因此,我们可以计算得100 条指令的执行时间为:(4+3+5)+(100-1)×5=507。
2、 2007 年 24 题
某总线有 104 根信号线,其中数据总线(DB) 32 根,若总线工作频率为 33MHz,则其理论最大传输率为 (24) 。
(注:本题答案中的 B 表示 Byte)
A. 33 MB/s B. 64MB/s C. 132 MB/s D. 164 MB/s
<答案>: C
考查总线这个知识点。
总线带宽 = 总线位宽×总线频率/8=32×33/8=132MB/s。
3、 2007 年 26 题
某存储器数据总线宽度为 32bit,存取周期为 250ns,则该存储器带宽为 (26) 。(注:本题答案中的 B 表示 Byte)
A. 8×10^6B/s
B. 16×10^6B/s
C. 16×10^8B/s
D. 32×10^6B/s
<答案>: B 考查总线这个知识点。
1s=10^9ns 1mhz=10^6hz 存储器带宽即总线带宽,
总线频率为: 1/250ns=4×10^6HZ
存储器带宽为: 32/8×4×106=16×10^6B/s
4、 2007 年 27 题
处理机主要由处理器、存储器和总线组成,总线包括 (27) 。
A. 数据总线、串行总线、逻辑总线、物理总线
B. 并行总线、地址总线、逻辑总线、物理总线
C. 并行总线、串行总线、全双工总线
D. 数据总线、地址总线、控制总线
<答案>: D
考查总线基本概念。
数据总线(DB)、地址总线(AB)和控制总线(CB)。
5、 2007 年 35 题
三极管是可控的开关器件,其饱和与截止状态分别对应开关的接通和断开状态。 VBE 为基极输入电压, VTH 为基极域值电压,如果 VBE< VTH,开关应处于 (35) 状态。
(35) A. 接通 B. 三态 C. 断开 D. 高阻
<答案>: C
考查电路中最基本的基础知识点,
6、 2007 年 36 题
如下图所示,若低位地址(A0-A11)接在内存芯片地址引脚上,高位地址(A12-A19)进行片选译码(其中, A14和 A16 没有参加译码),且片选信号低电平有效,则对下图所示的译码器,不属于此译码空间的地址为 (36) 。
A. AB000H~ABFFFH B. BB000H~BBFFFH
C. EF000H~EFFFFH D. FE000H~FEFFFH
<答案>: D
考查数字电路中译码知识和存储系统中统一编址的问题,相对来说,这个题目有点难度,但是对于学习过和亲身做过单片机的兄弟来说,最基本不过了。
7、 2007 年 46 题
(46) 完全把系统软件和硬件部分隔离开来,从而大大提高了系统的可移植性。
A. 硬件抽象层 B. 驱动映射层 C. 硬件交互层 D. 中间层
<答案>: A
考查嵌入式系统组成中的概念。
8、 2006 年 3 题
设指令由取指、分析、执行 3 个子部件完成,每个子部件的工作周期为△t,采用常规标量单流水线处理机。若连续执行 10 条指令,则共需要时间(3)△t。
(3) A.8 B.10 C.12 D.14
<答案>: C
考查流水线技术知识点。
3+(10-1)×1=12
9、 2006 年 4、 5 题
某计算机的时钟频率为 400MHz,测试计算机的程序使用 4 种类型的指令。每种指令的数量及所需要的指令时钟数(CPI)如下表所示,则该计算机的指令平均时钟数为(4);该计算机的运算速度为(5) MIPS。
指令类型 指令数目(条) 每条指令需要的时钟数
1 160000 1
2 30000 2
3 24000 4
4 16000 8
(4) A.1.85 B.1.93 C.2.36 D.3.75
(5) A.106.7 B.169.5 C.207.3 D.216.2
<答案>: B、 C
考查指令运行方面的简单计算。
平均时钟数=(160000+2×30000+4×24000+8×16000)/(160000+30000+24000+16000)=1.93MIPS 是指每秒种执行多少百万条指令,即 106。计算机的运行数度为: 400/1.93=207.25=207.3MIPS
9、 2006 年 12 题
计算机要对声音信号进行处理时,必须将它转换为数字声音信号。最基本的声音信号数字化方法时取样-量化法。若量化后的每个声音样本用 2 个字节表示,则量化分辨率是
(12) A.1/2 B.1/1024 C.1/65536 D.1/131072
<答案>: C
考查声音编码种量化计算的知识点。
2 个字节是 16 位,其量化分辨率位 1/216=1/65536。
10、 2006 年 13 题
某幅图像具有 640×480 个象素点,若每个象素具有 8 位的颜色深度,则可表示(13)种不同的颜色,经过 5:1 压缩后,其图像数据需要占用(14)(Byte)的存储空间。
(13) A.8 B.256 C.512 D.1024
(14) A.61440 B.307200 C.384000 D.3072000
<答案>: B、 A
考查图像数据存储计算。
8 位颜色深度可以表示 28=256 种颜色深度。 经过 5: 1压缩后的数据大小为: 640×480×8/8/5=61440。
11、 2006 年 23 题
若某逻辑门输入 A、 B 和输出 F 的波形如下图所示,则 F(A,B)的表达式为(23)
(23) A.F=A B B.F=A+B
C.F=A 异或 B D.F=A(B 的非)
A_______| || |___
B_______| |___________
F___________| |_______
<答案>: C
考查数字电路的最基本知识点,
12、 2006 年 24 题
一个 4 位的二进制计数器,由 0000 状态开始,经过 25 个时钟脉冲后,该计数器的状态为 (24)
(24) A.1100 B.1000 C.1001 D.1010
<答案>: C
考查数字电路的最基本知识点,相对上面一题有点难,需要对计数器的工作原理有比较清楚的理解。这个也是搞嵌入式系统的基础中的基础,参考教程 38页或相关的数电书籍。 4 位的计数器,其计数范围是 24=16, 0000 开始经过 16 个时钟脉冲之后又回到了开始的状态 0000。25-16=9, 所以说经过 25 个时钟之后,其计数器的数值应该是 9=1001。
13、 2006 年 25 题
稳压二极管构成的稳压电路的接法是(25)
A.稳压管与负载电阻串联。
B.稳压管与限流电阻并联。
C.限流电阻与稳压管串联后,在与负载电阻串联。
D.限流电阻与稳压管串联后,在与负载电阻并联。
<答案>: D
考查模拟电路的最基本知识点
14、 2006 年 26 题
以下叙述中,不符合 RISC 指令系统特点的是(26)
(26) A.指令长度固定,指令种类少。
B.寻址方式种类丰富,指令功能尽量增强。
C.设置大量通用寄存器,访问存储器指令简单。
D.选取使用频率较高的一些简单指令。
<答案>: B
考查 RISC 与 CICS 的区别,
15、 2006 年 27 题
通常所说的 32 位微处理器是指(27)
A.地址总线的宽度为 32 位 B.处理器数据长度只能为 32 位
C.CPU 字长为 32 位 D.通用寄存器数目为 32 位
<答案>: C
考查字长的概念和总线宽度的理解,
16、 2006 年 28 题
在 32 位总线系统中,若时钟频率为 500MHz,传送一个 32 位字需要 5 个时钟周期,则该总线系统的数据传送速率为(28) MB/s。
A.200 B.400 C.600 D.800
<答案>: B
考查总线和数据传输方面的知识点。 5 个时钟周期可以传送 4 个 Byte。 每秒中可以传送:4×(500/5)=400MB/s。
17、 2006 年 30 题
评价一个计算机系统时,通常主要使用(30)来衡量系统的可靠性。
(30) A.评价响应时间
B.平均无故障时间(MTBF)
C.平均修复时间
D.数据处理速率
<答案>: B
考查嵌入式系统性能评价中重要知识点。