锐单电子商城 , 一站式电子元器件采购平台!
  • 电话:400-990-0325

Type C连接器中的56k欧姆电阻及电容其实很关键!

时间:2022-09-06 04:00:00 电阻分压稳定性dp840用电阻电阻可以忽略吗10k电容器minihdmi母座连接器pc板端防松脱免干扰母座连接器

在Type C刚出来的时候,媒体也广泛报道了Benson Leung saga”事件。因为连接错误USB Type-C线缆,Google工程师Leung最终毁了800美元Chromebook Pixel笔记本电脑,现在Type C连接器制造商越来越激烈,各种不符合协议规范要求的连接器也遍布江湖。今天我们来谈谈Type C连接器中的56k欧姆电阻及电容。a6f154952b399881111da1025d462b10.png

科普:TYPE C连接器的PIN脚定义

24PUSB-TypeC 引脚定义

USB 2.0差分信号只连接其中一侧。USB Type-c 插头 无B6、B7

16PUSB-TypeC 引脚定义

24Pin全功能的TypeC使用方便,但接口采购成本相对较高。此外,使用小型家用电器MCU就没有USB3.0,USB2.0就足够一般设备的使用,于是就有了16Pin的TypeC

16Pin TypeC在24Pin阉割的基础上USB3.0的TX1/2、RX1/2,保留了SBU1/2、CC1/2、USB2.0的D D-,除了没有USB3.0/3.除了高速传输,其他都是独一无二的,也支持 PD快速充电,音频设备,HDMI传输、调试模式等功能。

12PUSB-TypeC 引脚定义

16Pin一般是连接器厂家封装的正式名称,但实际上日常生活中的习惯称为12Pin。这是因为在设计接口时,会TypeC母座两端的两个Vbus和GND出线并拢,实际上是16条出线,但焊接焊盘只有12个。

6PUSB-TypeC 引脚定义

对于玩具、电动牙刷等众多日用品,产品定位没有USB只需要通信需求USB充电USB2.可以省去0Pin TypeC正式出道。

6Pin TypeC仅仅保留Vbus、GND、CC1、CC2.接口两侧对称分布两组GND、Vbus,保留防反插功能,粗线传输大电流更方便。CC1、CC2用于PD设备识别,承载USB-PD通信要求供电端供电。在传输电力的同时,USB不会影响数据传输。

科普:协议中上拉电阻和下拉电阻是什么?

电阻限制电路中的电流。上拉电阻和下拉电阻是常用的电阻。大量的上拉电阻和下拉电阻用于每个系统的设计。简单概括为:电源到设备引脚的电阻称为上拉电阻,其功能是使引脚平时为高电平,地面到设备引脚的电阻称为下拉电阻,其功能是使引脚平时为低电平。低电平在IC内部与GND连接;高电平在IC内部连接超大电阻。上拉是通过电阻钳将不确定信号放在高电平,电阻同时起限流作用,下拉也是如此。对于非集电极(或漏极)开路输出型电路(如普通门电路,其提升电流和电压的能力是有限的,上拉和下拉电阻的主要功能是为集电极开路输出型电路提供输出电流通道。上拉是向设备注入电流,下拉是输出电流;强度只是上拉或下拉电阻的电阻值不同,没有严格区分。当IC的I/O端口,节点是高电平时,节点和GND它们之间的阻抗很大,可以理解为无限大,此时通过上拉电阻(如4).7K欧,10K接收欧电阻)VCC上拉电阻的分压几乎可以忽略不计;当I/O端口节点需要为低电平时,直接接GND就在这个时候VCC与GND通过刚才的上拉电阻(如4).7K欧,10K欧电阻)连接,通过的电流很小,可以忽略不计。

简要介绍了上拉电阻和下拉电阻的作用

1.提高电压准位

当TTL电路驱动CMOS如果TTL电路输出的高电平低于CMOS此时需要电路的最低高电平TTL的输出端接上拉电阻,以提高输出高电平的值;OC为了提高输出的高电平值,门电路必须增加拉电阻。

2.增加输出引脚的驱动能力

一些单片机的引脚也经常使用上拉电阻。

3、N/A防静电、防干扰引脚(无连接引脚);

在CMOS在芯片上,为了防止静电损坏,无引脚不能悬挂,一般连接拉电阻以降低输入阻抗,阻抗,并提供泄漏通道。同时,引脚悬挂更容易接收外部电磁干扰。

4、电阻匹配

抑制反射波干扰,长期传输电阻不匹配容易引起反射波干扰,下拉电阻匹配电阻,能有效抑制反射波干扰。

5.预设空间状态/默认电位

在一些CMOS输入端上拉或下拉电阻是为了预设默认电位。当不使用这些引脚时,这些输入端下拉低电平或上拉高电平。I2C总线上的空闲状态是由上下拉电阻获得的。

6.提高芯片输入信号的噪声容量

如果输入端处于高阻状态,或高阻抗输入端处于悬挂状态,则需要增加拉或下拉电阻,以免受到随机电平的影响,然后影响电路工作。同样,如果输出端处于被动状态,则需要增加拉或下拉电阻,如输出端只是三极管的集电极,以提高芯片输入信号的噪声容量,提高抗干扰能力。

协会如何定义使用相关电阻

大家最早认识快充应该是高通CPU的QC开始的。提高输电电压,提高输送功率。但QC在协议中,通信使用USB的DP、DM,这导致充电时充电USB影响通信。而USB-PD电源设备的识别取决于电源设备的识别CC1、CC避免引脚QC标准与DP、DM的冲突。使得USB-PD数据传输不会受到传输电力的影响,因为 USB-PD 的输电与CC1、CC2引脚与小家电密切相关,无内置PD如果协议芯片的小产品想从 USB-PD 需要在供给端取电 CC1、CC2引脚配置Ra/Rd无下拉电阻会影响下拉电阻。

Type-C有 1.5A 和 3A 这两种最常见的电流模式主要取决于DFP输出能力。DFP通过CC通知引脚上的电压UFP供电能力。UFP端部下拉电阻Rd=5.1K,DFP通过其上拉电阻或电流源CC在引脚上产生电压


Type-C协议规范给出了不同输出模式下拉电阻或电流源的规格。简单地说,如果56K电阻是默认的USB3.0的电流是5V,900ma左右,如果10K电阻是默认的你5V,3A,如果你的是小电流电气,用10K此时电阻会被无情地击穿,目前,市场上大多数这种电阻都在使用USB-A到USB-C在转接线中。例如,您的手机是C接口,通过此电缆连接到笔记本电脑USB-A在接口上充电。例如,您的手机是C接口,通过此电缆连接到笔记本电脑USB-A接口充电。k电阻告诉手机这是传统的USB输出电流必须根据协议确定,特别是传统的只能输出500mA电流的USB接口。协商后,将遵循USB手机充电主机端接口的输出能力。如果电阻不正确,或者电缆不好,将使用3A电流告诉手机从主机那里获得3A这样的话,电流会对的USB-A烧毁对那边影响很大?着火?这取决于主机端的设计,所以usb type c在电路中加入合理规格的电容可以稳定电路,防止主芯片被大电流击穿。

例如,当DFP给CC引脚提供330uA的电流时,CC引脚上的电压为330uA * 5.1kOhms = 1.683V。根据下表,DFP则被识别为vRd-3.0标准。当DFP用10k电阻把CC引脚上拉至4.75~5.5V时,CC引脚上的电压为1.688V,DFP也会被识别为vRd-3.0标准。

如上图所示,我们知道无论多少引脚定义PIN位,Type-C有两个电缆CC引脚,如果其中一个用来识别DFP与UFP,然后另一个可以用作VCONN为主动电缆提供电源。当DFP检测到下拉电阻为Ra=800~1200Ohms时,这个CC将引脚切换到VCONN对外输出4.75~5.5V,功率最大1W。选择精确的功耗、多功能信号和坚固耐用的设计USB Type-C附件的关键考虑因素;设计不好USB Type-C电缆、连接器等附件可能会对其服务的硬件造成永久性损坏。因此,Type C 电缆(每端都配备Type C 连接器)符合严格的质量标准是非常必要的,下面是我们建议的电阻电容配置,仅供参考交流学习。

序号
规格描述
建议选择电阻电容
1
USB 2.0 CM TO CM 空板(无电容、电阻)
2 USB 2.0 CM TO AM 正极与A5接56KQ电阻
3 USB 2.0 CM TO MICRO 5P/F 正极与A5接56KQ电阻
4 USB 2.0 CM TO BM 负极与A5接5.1KQ
5 USB 2.0 CM TO MINI 5P/M 负极与A5接5.1KQ
6 USB 2.0 CM TO MICRO BM 负极与A5接5.1KQ
7 USB2.0 CM TO AF 负极与A5接5.1KQ
8 USB2.0 CM TO LIGHTNING 负极与A5接5.1KQ
9
USB 3.1 CM TO CM (带E-MARK) 接点多接B5PIN
10
USB 3.1 CM TO CM (不带E-MARK) 正负极间接lOnf电容
11
USB 3.1 CM TO AM 正极与A5接56KQ电阻,正负极间接lOnf电容
12
USB 3.1 CM TO BM 负极与A5接5.1KQ电阻,正负极间接lOnf电容
13
USB 3.1 CM TO MICRO BM 负极与A5接5.1KQ电阻,正负极间接lOnf电容
14
USB3.1 CM TO AF 负极与A5接5.1KQ电阻,正负极间接lOnf电容

锐单商城拥有海量元器件数据手册IC替代型号,打造电子元器件IC百科大全!

相关文章